当前,对计算机内存系统的研究内容集中优化内存请求访问队列,以达到充分利用现有的数据并行内存系统的带宽同时节省尽可能降低系统的能耗。由于DRAM芯片自身读写延迟的改进缓慢,优化的访存序列也很难得到满意的效果。本文通过在DIMM模块中加入预取机制,以掩盖DRAM芯片的读写延迟,并且依据访问序列的特性,动态调整预取块的大小,从而提升系统的平均存储响应时间。仿真分析证明,这种方案可以提升内存系统的存取效率。