摘要
基于软件无线电平台对FPGA程序加载使用需求,设计了一种FPGA程序重加载电路,分析了软件流程。采用EDA技术,以Virtex-5系列现场可编程门阵列(FPGA)为核心电路,配合外围存储芯片,在ISE软件中运用VHDL硬件描述语言对FPGA进行编程以实现设计功能,对功能进行了仿真验证。采用上述方式实现了程序重载的灵活控制。
- 单位
基于软件无线电平台对FPGA程序加载使用需求,设计了一种FPGA程序重加载电路,分析了软件流程。采用EDA技术,以Virtex-5系列现场可编程门阵列(FPGA)为核心电路,配合外围存储芯片,在ISE软件中运用VHDL硬件描述语言对FPGA进行编程以实现设计功能,对功能进行了仿真验证。采用上述方式实现了程序重载的灵活控制。