摘要

该文提出了一种基于FPGA的高压断路器分合闸线圈电流及分合闸时间检测系统的设计方案。该方案以FPGA为控制核心,通过AD芯片对断路器分(合)闸线圈电流信号的进行采集,并通过FIR滤波器对采集到波形进行数据处理,实现高压断路器线圈电流-时间特性检测方法。实验结果证明,该方案可实现断路器合(分)闸线圈电流和时间特性的检测,为及时发现故障提供重要依据。