为实现相控阵雷达中多个TR组件与主机之间的CAN总线通信,本文基于CAN总线控制器SJA1000,优化读写时序,详述波特率和验收滤波器设置,给出了FPGA设计测试结果,验证了CAN总线通信设计方案正确性。通过FPGA实现的CAN总线串口通信设计,可扩展性好,可移植性强,稳定性高。