摘要
本发明为一种在数字化变电站内合并单元中设置多时钟的方法:在一个合并单元内部设置两个以上网卡,每个网卡设置一个IEEE1588时钟;所有网卡与CPU相互信号连接,所有网卡内的IEEE1588时钟通过CPU内的1588协议栈进行误差频率和Offset调节;在任意一网卡内:网卡的PHY接口连接以太网,晶振脉冲连接网卡的输入,PHY接口与报文识别器相互信号连接,报文识别器与MAC接口相互信号连接,网卡输出脉冲用于同步采样。该合并单元可应用在数字化变电站内,也可应用在数字化变电站间,可使数字化变电站间的不同时钟域实现采样值同步,从而提高纵差保护的灵敏度,对电力系统的稳定运行具有重要作用。
- 单位