摘要

频率检测模块(FD)作为重要的传感器以及信号处理功能电路,被广泛应用在片上系统(So C)及数字信号处理(DSP)电路中。在安全芯片产品中,FD作为安全传感器之一,对于芯片安全防护体系有着重要意义。传统的FD检测模块部分或全部由模拟电路实现,这会带来面积、功耗、以及工艺移植性问题。为此,我们尝试使用全数字FD电路对内部主时钟以及外部通信时钟进行频率超限检测。本文将简略叙述FD的原理,并在此基础上阐述数字FD电路设计,解释数字FD在实现过程遇到的难点与性能权衡,给出相应的解决方案及依据。本文所述的FD电路设计与实现方法具有一定的借鉴和参考意义。