通过对线间电容耦合模型的研究,提出了一种基于互连线电容耦合的SR锁存电路设计方案.该方案首先分析互连线间电容耦合关系,利用MOS管栅极电容模拟互连线电容;然后利用电容耦合结构与线计算特性,设计或非逻辑门电路,在此基础上实现基于互连线电容耦合的SR锁存电路;最后在TSMC65 nmSpectre环境下仿真验证.结果表明:所设计的电路逻辑功能正确,且具有低硬件开销特性.