设计实现了一款低功耗小面积的JPEG图像压缩芯片。该压缩芯片采用4×4分块方式,每个4×4块的一维DCT运算只需要1次乘法。二维DCT中间转置结构采用一种新颖的实现方式,与传统的实现方式相比,减少了37.5%的延时和51%的面积。设计的电路采用UMC18工艺流片实现,芯片的面积和功耗分别为0.46mm2和0.9mW。测试结果显示,该图像压缩芯片可以在实现较高压缩比(大于80%)的同时获得较好的图像质量(PSNR大于30dB)。