摘要
SDIO接口以其传输速度快、兼容性好等优点,被广泛应用于移动手持设备中。现为满足SDIO安全模块的可靠性检测需求,需对SDIO信号进行无失真远距离传输设计。常用的SDIO接口由专用接口芯片实现或者采用FPGA模拟实现。这两种实现方法存在测量通道少、开发难度大和验证不充分等缺点,而提出的方法只从物理层改变SDIO信号传输,没有改变SDIO的传输协议。LVDS差分信号具有抗干扰能力强、高速、低功耗等特点。利用LVDS差分信号进行延长传输,可以减少SDIO信号的信号失真和传输延迟。主控单元FPGA设计采用VerilogHDL语言,结合有限状态机设计方法,实时监控SDIO信号,并控制差分信号传输方向。经实验验证,此SDIO信号的LVDS差分远传方法准确可靠,为SDIO信号远距离传输提供了解决方案。
-
单位中国电子科技集团公司第三十研究所