数字锁相环技术在数据通信、无线电电子学等众多领域得到了广泛应用,同时也是FPGA片上系统非常重要的关键部件。在分析模拟锁相环性能的基础上,介绍了数字锁相环的工作原理,并利用Quartus设计环境,采用VHDL语言实现了锁相环的全数字电路设计,通过软件自带的仿真工具,对重点模块及完整顶层电路进行了仿真分析,仿真结果验证了设计的正确性。