摘要
本发明公开了一种基于级间缓冲隔离的新型时序流水线ADC,包括新时序产生电路,用于产生流水线ADC的前级时钟、后级时钟,前级时钟、后级时钟中采样相位与残差放大建立相位分配的时间比为1:a;流水线前级电路,用于根据前级时钟对输入信号进行采样、放大处理得到残差信号;缓冲隔离电路,用于对残差信号进行隔离处理得到残差隔离信号;流水线后级电路,用于根据后级时钟对残差隔离信号进行采样、放大处理得到输出信号。本发明采用了一种新型工作时序,由于为残差放大建立分配了更多的时间,因而提升了流水线前级电路、流水线后级电路的工作速度,进而提升了整个流水线ADC的转换速率。
- 单位