摘要
针对传统工业图像实时压缩采集系统中图像数据传输较慢、信号干扰大、压缩不稳定等问题,提出了一种优化设计方案。该设计以FPGA为主控单元,采用标准压缩芯片ADV212进行图像实时压缩处理,并对LVDS传输图像数据的方法进行优化,由传统的外部串化芯片MAX9247和解码芯片MAX9250改为FPGA内部原语OSERDES2和ISERDES2实现数据的串化和解串。实验结果表明,并行数据的传输速率由原来的35 MHz提升到50 MHz,大幅提升了数据传输的速率,在同样的压缩倍数下,得到了更为清晰稳定的压缩图像。
-
单位中北大学; 北京强度环境研究所; 北京宇航系统工程研究所