摘要

采用开-闭环结合模式的全数字延迟锁相环(ADDLL)兼具快速锁定优势和动态跟踪能力。将相位转换技术应用在一种具有双精度延迟线的开-闭环结合ADDLL中,可将其延迟链中的延迟单元数量减少一半,并减少时间数字转换器所需的触发器个数。运用中芯国际55 nm工艺的仿真结果表明,在1.25 GHz工作频率下,提出的结构仅需10个周期就能实现快速开环锁定。同时,该结构还可在闭环模式下实现对相位锁定的动态跟踪保持,测得的输出峰-峰值抖动仅为1.05 ps。