摘要

雷达在多目标检测中采用有序恒虚警率(OS-CFAR)检测器具有更好的抗干扰能力。本文根据OS-CFAR检测器原理,设计了一种基于FPGA实现方案,利用FPGA面积换取速度的设计思想,采用并行比较的方法,解决了排序耗时长的问题,实现对所有点进行检测,通过仿真验证了设计的正确性。