摘要
鉴于薄膜透光均匀性检测系统抗干扰能力差、检测信号微弱、输出电压值与输入光信号强度成正比等原因,设计了一款FPGA双通道锁相电路。阐述该设计的组成,在FPGA内部设计的DDS电路和只有3阶的IIR滤波器分别简化了设计,减少了FPGA逻辑资源的使用,最终整个设计能在只有4 608个逻辑单元EP2C5T144C8芯片上完成锁相功能。实验结果表明,电路输出与理论分析相吻合,输入输出及幅频特性满足薄膜均匀性检测系统要求。
-
单位福建师范大学; 三明学院; 机电工程学院; 光电信息学院