摘要

VHDL-AMS语言为模拟和混合信号系统设计提供了统一的建模和仿真方法,作为模拟电路中最为通用的单元,运算放大器的VHDL-AMS模型可以划分为输入级、中间级和输出级3个部分。本文在详细分析运放特性的基础上,建立了一个完整而且精确的运放模型。仿真结果显示,运放开环与闭环时的频率响应、输出饱和、转换速率等特性得到了真实的反映。