摘要
本文介绍了一种基于高速电流舵DAC的射频直接式数字频率合成器电路,提出了一种四路交织架构,在接收级引入多相时钟的同时,应用相位检测保证高速数据与时钟的不交叠,有效提高了系统的工作频率。电路采用65 nm 1P8M数模混合CMOS工艺设计制造,芯片面积为4. 85×4. 85 mm2,电路经实际测试工作频率范围为400 MHz~3. 6 GHz,在时钟采样频率3. 6 GHz,输出频率1. 44 GHz时,宽带SFDR为46 d Bc,窄带SFDR为78 d Bc。
-
单位中国电子科技集团公司