登录
免费注册
首页
论文
论文详情
赞
收藏
引用
分享
科研之友
微信
新浪微博
Facebook
分享链接
基于CPLD的锁相频率合成电路设计
作者:董小丽
来源:
中国西部科技
, 2013, (12): 21-22.
LMX2306
锁相环
CPLD LMX2306
Phase-locked Loop
CPLD
摘要
以锁相环芯片LMX2306为核心,利用CPLD芯片XC2C256-144控制LMX2306输出,与环路滤波器和压控振荡器共同构成锁相频合电路,设计实现了一400MHz的正弦波输出。
单位
广州海格通信集团股份有限公司
相似论文
引用论文
参考文献