本文叙述的是一个8通道12位SARA/D转换器(ADC)的设计和实现。基于逐次逼近型寄存器(SAR)的体系结构,本A/D转换器有着140KSPS的最大采样率,并且对于一个1.8V的电源来说,其整个ADC仅消耗1mW,其关机电流仅为1uA。低压ADC通过0.18μm2P4MCMOS工艺制作。ADC占用面积为0.3mm×0.35mm。在高性能点(12-bit,140KSPS)时,ADC的INL和DNL分别为0.7LSB和0.66LSB。