基于FPGA多功能数字钟的设计

作者:方润生; 邓佳宁; 于海霞
来源:电子世界, 2020, (17): 181-182.
DOI:10.19353/j.cnki.dzsj.2020.17.081

摘要

<正>人类社会步入高速发展的电子时代,电子产品逐渐代替机械产品走入我们的生活。随着科技的进步人们对电子产品的要求越来越高、传统产品已经不能满足人们的需求。体积小、多功能、节能、环保开始成为了电子产品发展的新目标。本文基于VHDL语言,利用QuartusⅡ设计了一款多功能数字钟,内部包含秒表、闹钟、定时器、时钟四个模块。经过实验仿真表明多功能数字钟能很好地满足生活中的各种需要。本产品设计主要使用VHDL语言描述了各个模块的功能来实现主要电路,最后在Quartus II上完成了调试与仿真。VHDL语言实现电子设计,是一个以软件设计为主,器件配置相结合的过程,能从多个层次对数字系统进行设计,设计数字电路更为灵活方便,设计周期也可大大减小,提高了设计效率和可靠性。

  • 单位
    大连理工大学城市学院

全文