摘要
阐述一款12位3Gs/s射频采样流水线ADC芯片的设计和测试。通过使用多路时间交织、无采样保持、多比特的流水线ADC结构,并且辅以数字校准技术和P/N互补输入的运放结构,大大提升了ADC采样速率、降低了芯片的功耗和噪声。该ADC在140MHz输入信号时实现了53.8dBFS的SNR和62dBc的SNR,并且可以对高达1.2GHz的中频信号进行采样。该芯片ADC内核仅消耗500mW,芯片面积6mm2。
-
单位上海贝岭股份有限公司