摘要
随着高速波形数字化技术在核与粒子物理实验中的广泛应用,其对于ADC速度和精度需求日益增大,从而使电子学系统的PCB布局布线更加复杂、成本更高。为了简化设计,降低成本,提出了用于波形数字化的JESD204B的高速接口设计方法,介绍了JESD204B接口的协议及需求,并提出了基于Altera FPGA和专用JESD204B时钟芯片LMK0482x的具体解决方案。测试结果表明,时钟性能优异且JESD204B链路功能正常,系统性能优异,该方法可以实现JESD204B高速接口设计,并应用于波形数字化技术。
-
单位核探测与核电子学国家重点实验室; 中国科学技术大学