提出一种对具有帧结构的数据进行接收,并且根据选择的模式不同,将数据分为不同的三路进行发送的数据转换系统设计方案。设计采用Verilog代码编写,使用Xilinx公司的Vivado软件综合,Zynq-7000 FPGA开发板验证。此外,还采用0.35μm工艺对本系统进行ASIC实现。系统可靠性高,功耗低,容错能力强,可以应用在数据传输、图像处理、视频显示技术等诸多领域。