摘要

为了最大限度地提高主机通过PCIe总线与外设之间的传输速度,设计了一种基于FPGA的异步传输系统。在内嵌PCIe IP核FPGA中设计了TLP引擎和SG-DMA控制器,前端与主机内存中的环形队列交互数据,后端使用FIFO缓存数据包,整个传输和处理过程的6个阶段可以异步并行工作。经过实验测试,在包长1 024字节的情况下,传输速度可达6.165Gbps;同时证实了异步工作模式的有效性,以及包长对传输速度的影响。文章所述的设计方案具有普遍的适应性,在数据加密卡、信号处理、TOE网卡等领域均可应用。

  • 单位
    国网电力科学研究院有限公司