摘要
数字逻辑是计算机类、电子信息类专业培养复杂工程实践能力的一门硬件核心基础课。在传统数字逻辑课的实验教学中,存在实验依赖于硬件设备导致实验时间受限、实验验收依赖于当面验收导致无法及时反馈和验收工作量大的问题,限制了学生硬件工程实践能力培养效率。为解决上述问题,设计并实现了一种数字逻辑在线自动评测实验系统——USTB-VOJ。该系统支持Verilog的在线开发和自动评测,使得学生能够在无需教师参与的情况下随时提交实验代码并实时返回评测结果,摆脱了传统硬件课程实验对人、设备、场地和时间的依赖,大幅度提高教师和学生的效率,对学生硬件工程实践能力的培养具有较大的帮助。该系统还可以应用到计算机组成原理、集成电路设计等相关课程中。
- 单位