摘要

为模拟信道误码特性和衡量纠错编解码性能,提出一种误码率可设置的误码发生器的FPGA设计与实现方法。该方法利用线性移位寄存器产生的伪随机m序列具有周期长、相关性低、分布随机等优点,结合FPGA实现误码的随机生成,具有误码率精确可控、实现简单、实时性高的优点。通过Matlab仿真软件对测试结果进行分析验证,实验结果表明该方法的可行性和有效性,为现有通信系统半实物仿真测试中对误码率量化仿真困难提供一个简单有效的解决方案。

  • 单位
    西南技术物理研究所