摘要
在实时信号处理系统中,常常需要对原始数据以及中间处理数据以行或列交错的形式进行访问,使用通用的DDR SDRAM系统难以满足系统的实时要求。在基于SoC(SystemonChip)技术的实时信号处理系统中,设计了具有全新体系结构的存储系统,新的存储系统的访存效率达到一般的DDR SDRAM的2~3倍左右。
-
单位中国科学院计算技术研究所; 中国科学院研究生院
在实时信号处理系统中,常常需要对原始数据以及中间处理数据以行或列交错的形式进行访问,使用通用的DDR SDRAM系统难以满足系统的实时要求。在基于SoC(SystemonChip)技术的实时信号处理系统中,设计了具有全新体系结构的存储系统,新的存储系统的访存效率达到一般的DDR SDRAM的2~3倍左右。