基于FPGA的1553B通信网络的多路总线传输接口板,采用FPGA片内实现.通过Verilog程序和调用QuartusⅡ软件内部宏模块完成.包括双冗余曼彻斯特Ⅱ编解码及串并转换、总线传输逻辑、终端协议和消息处理、内存及控制器及子系统模块.编写Verilog代码时,检测信号采用跳变沿检测而避免电平检测,可提高系统可靠性.