摘要
基站中,数字预失真(Digital Predistortion,DPD)技术通过功放(PA)线性化技术,提升基站的能量效率。传统数字预失真要求反馈通道中ADC(模数转换器)采样率不低于5倍的信号带宽。2G、3G时代,信号带宽较小,4G、5G时代,信号带宽较大,尤其是5G高达数百兆的信号带宽,如果继续沿用传统DPD实现方法,ADC需要工作在更高的采样频率,造成更高的硬件成本和功耗。基于此,研究5G宽带通信中的显著降低反馈通道ADC采样率的数字预失真实现方法。
- 单位
基站中,数字预失真(Digital Predistortion,DPD)技术通过功放(PA)线性化技术,提升基站的能量效率。传统数字预失真要求反馈通道中ADC(模数转换器)采样率不低于5倍的信号带宽。2G、3G时代,信号带宽较小,4G、5G时代,信号带宽较大,尤其是5G高达数百兆的信号带宽,如果继续沿用传统DPD实现方法,ADC需要工作在更高的采样频率,造成更高的硬件成本和功耗。基于此,研究5G宽带通信中的显著降低反馈通道ADC采样率的数字预失真实现方法。