摘要
电容(储存单元)是DRAM (动态随机存取存储器)非常关键的结构。由于高深宽比电容孔刻蚀的限制,随着器件尺寸越来越小,同时实现足够的电容值、最小化存储单元之间的漏电和最大化存储阵列密度变得越来越具有挑战性。为了构建小尺寸和笔直剖面的电容孔,我们在此基于在中微CCP干法刻蚀机上的实验结果提供了一些工艺解决方案,例如激发等离子体的射频功率、刻蚀化学气体和逐步刻蚀调整等。这些解决方案主要针对工艺挑战包括工艺剖面不弯曲、大的底部尺寸和良好的底部圆度等。而且,我们根据经验和相关知识提出了相应的机理,涉及但不限于电容耦合式等离子体刻蚀过程中的聚合物沉积、离子轰击和化学反应等。