摘要

针对无载频探地雷达系统具有复杂的系统时序控制的特点,设计了一种利用FPGA配合可编程延时器件和时变增益器件来完成复杂时序控制的硬件系统.该系统由信号处理器DSP发出控制指令并完成后期算法,再通过USB2.0实现与上位机的数据通信,给出并验证了以DSP为核心、以FPGA实现探地雷达数据采集控制的方法,实现了最小半脉宽2 ns的等效采样,最小延时0.15 ns、最大延时1 313.25 ns的采样时窗,及理论数据吞吐量为480 Mbit/s的数据传输.系统的集成度高,可嵌入应用,硬件易更新.