摘要

基于FPGA的数字信号处理系统具有高速、低成本、可维护性等多方面优势,应用范围日益广泛,但是随着FPGA数字信号处理系统规模和复杂度不断提高,传统功能验证方法存在仿真平台搭建难度大、效率低的问题。为了提升仿真验证平台开发效率和规范性,提出一种基于Simulink代码自动生成技术的联合仿真验证平台。该平台使用Simulink HDL Coder基于模型的方法搭建仿真环境中复杂数字信号处理部分,通过模型仿真后直接生成HDL代码,最终在IES中进行整个系统的仿真验证。通过搭建SMA基带信号处理系统仿真验证平台,验证了该方法的有效性。研究结果表明,这种仿真平台搭建方法除了验证用例和部分通用接口以外,所有算法的相关设计代码都是Simulink自动生成,从而简化了仿真平台开发流程,有效提升了仿真平台的开发效率和可靠性。