摘要
在数据传输系统中,数据在传输的过程里会存在一些冗余信息,而且传输的数据需要预先进行编码处理。针对数据传输过程中的问题,文中设计了一种数据编码电路。该电路能将接收到的数据以四种不同的编码方式发送出去,而且可以将传输数据中的冗余信息去除。该数据编码电路通过Vivado硬件仿真平台进行仿真验证,使用Xilinx ZedBoard FPGA开发板来实现。实验结果表明,本方案合理地使用了片上资源,在满足电路在时序与功耗上的要求的同时,也满足了功能上的要求。
-
单位西安邮电大学; 电子工程学院