ARM并行阵列机中的路由器设计

作者:杜丽娜; 韩俊刚; 李卯良
来源:微电子学与计算机, 2017, 34(02): 73-82.
DOI:10.19304/j.cnki.issn1000-7180.2017.02.016

摘要

针对ARM并行阵列机结构,提出了与之相适应的通信结构,采用4个路由器完成16个处理器内核之间的通信,有效地节约了面积.该路由器采用基于数据包交换的片上网络通信方式,内部运用缓存机制、经典的XY路由算法和专用的仲裁策略再加入数据多播,且处理器选用低功耗、高性能的ARM内核,通过采用以上机制能够有效降低数据传播延迟和功耗.实验结果表明采用该方案设计的路由器时钟频率最高可达406.009 MHz,能够满足该ARM阵列机对于通信速率的要求.

全文