摘要

在分析SDRAM的工作原理和特点的基础上,基于现场可编程逻辑门列阵FPGA提出了一种SDRAM接口设计方法,为了减少资源消耗、提高SDRAM的读写速度,增加了FIFO缓冲模块,进一步优化SDRAM的性能控制,并用VHDL硬件描述语言进行仿真测试无误后,将程序烧录在FPGA开发板上进行验证,验证结果表明,SDRAM初始化成功,输入与输出数据完全一致,且有稳定的刷新与读写功能,SDRAM接口设计符合要求。

  • 单位
    中国人民解放军陆军工程大学