极化码已被证明是第一种能够在二进制离散无记忆信道中达到信道容量的编码方式,并且实现的复杂度低,应用前景相当广阔。由于软件方式译码受到限制,在FPGA中实现极化码的快速译码有着重要的研究价值。首先介绍了SCL译码算法,采用树形流水线架构并对其中的量化和计算单元实现进行改进,使在资源消耗及译码器处理延时方面有所改善,最后在FPGA中实现了极化码的SCL译码并进行了性能分析。实验结果表明,译码的最高频率可以达到89.51 MHz,吞吐率为39.5 Mbit/s。