摘要
为解决数据采集系统数据处理速度慢、数据采集量较小、空间拓展有限的问题,基于FPGA设计一款网络数据动态采集系统,利用Altera DDR3控制器IP核、USB3.0接口芯片控制以及ADC转换芯片AD9237构建系统硬件,并完成基础连接,将数据采集精度维持在12位,数据总线最高可变化成128位宽,经过直流和交流信号时,完成数据并行串联采集,采集效率高。经实验证明,该系统能保证数据动态采集的实时性和准确性,采集精度高,普适性强。
-
单位太原城市职业技术学院