本设计主要针对燃气表、水表等计量表在生产厂家或计量检测单位对其进行质量检验时的流量脉冲数检测环节,即计量表内通过的检测介质的整体积数采样环节。以FPGA为硬件平台,采用硬件描述语言(Verilog)完成软件设计。设计充分利用FPGA并行处理的优势,搭配高速时钟信号,实现了数据流实时处理,克服了传统图像处理响应慢的问题。着重介绍了图像二值化处理,模板采集与储存及模板匹配环节的设计。