摘要

随着集成电路特征尺寸的不断缩小,互连线在芯片内部占的比重越来越大,但是互连线仅用于数据传输,芯片计算能力仍然需要依靠晶体管开关实现.如何在有限的硬件资源内进一步提高芯片的计算能力,已经成为当前集成电路设计的核心问题.本文通过研究金属互连线间电容耦合效应,采用互连线串扰现象完成逻辑运算的思想,提出一种基于线计算的全加器设计方案.该方案首先建立线计算模型,通过调整反相器阈值和不同干扰线与受扰线之间电容耦合强度匹配技术,采用相同线计算电路结构实现不同功能的逻辑门电路;然后,在逻辑门的基础上实现基于线计算的全加器;最后,在TSMC65 nmCMOS工艺下仿真验证.结果表明,所设计的线计算电路具有正确逻辑功能,与传统设计方法相比,线计算逻辑门具有更低开销,且线计算电路具有抗逆向工程能力.