采用FPGA为并行处理核心,设计了基于多路FIFO的实时重构方法,实现了多通道CIS图像的实时采集、重构与传输。该方法无需任何地址操作,在保持高速重构效率的同时,减少了FPGA硬件资源消耗,降低了系统成本。现已成功应用于各种幅宽的CIS扫描系统,其中采用Camera-Link接口的1.6 m宽幅设备扫描速率高达120 MB/s,在国内尚属首例。