通用多通道数字下变频器的优化与实现

作者:***; 田茂; 罗义军; 王玉皞
来源:仪器仪表学报, 2011, 32(09): 1993-1997.
DOI:10.19650/j.cnki.cjsi.2011.09.012

摘要

针对传统的多通道数字下变频处理运算量大、逻辑资源利用率低、难以实现同时对各通道高速率的数字中频信号进行实时处理的缺点,研究提出了一种通用的多通道数字下变频优化方案,并将其在现场可编程门阵列(FPGA)平台上实现。该方案采用相位旋转和分时复用技术,实现了对数字本振、半带滤波器及低通滤波器等组件的复用,提高FPGA逻辑资源的利用效率。实验结果表明,该方案能有效减少多通道数字下变频处理的运算量,以较少的FPGA逻辑资源实现对高速数字中频信号的实时处理,并且具备良好的移植性。

全文