摘要
针对传统自适应导通时间控制DC-DC变换器工作频率范围窄的问题,提出了一种宽频应用的自适应计时电路。在锁相环调制DC-DC变换器的基础上,采用全CMOS电流乘法器,将振荡器的电流引入计时电路,使计时电路的中心频率跟随振荡器的基准频率变化,从而使自适应导通时间控制DC-DC变换器工作在较宽频率范围。基于0.18μm BCD工艺对该自适应计时电路进行仿真验证。结果表明,应用该自适应计时电路的DC-DC变换器频率范围为0.27~3 MHz。
-
单位电子科技大学; 电子薄膜与集成器件国家重点实验室