摘要

在数字电视发射机激励器或调制器中,需要将基带数字信号调制到射频频段输出。在这个过程中,上变频模块起着至关重要的作用。近年来,直接数字射频上变频方式越来越受到人们的重视。在传统的上变频系统中,插值滤波器和DUC模块都是高运算度耗费大量硬件资源的模块。直接数字射频上变频系统射频采样率非常高,进一步加大了资源消耗和模块的实现难度。因此,采用多相结构,分多次变频的方式对传统的上变频模块结构进行优化,较好地降低了FPGA的资源消耗。