一种12位100MSPS采样保持电路的设计

作者:孙振亚; 徐双恒; 陈华; 眭志凌; 闫小艳
来源:微电子学与计算机, 2013, (05): 112-116.
DOI:10.19304/j.cnki.issn1000-7180.2013.05.027

摘要

基于0.13μm/3.3V CMOS工艺,设计了一种用于12bit 100MSPS Pipeline ADC的采样保持(S/H)电路.采用具有高线性度双边对称的无馈通自举采样开关,获得高增益、宽带宽的跨导前馈补偿共源共栅两级全差分跨导放大器,以及能显著降低增益误差的相关双采样S/H拓扑结构来搭建S/H电路.仿真结果表明:当在11.27MHz的输入信号,111MHz的采样信号下,该S/H电路无杂散动态范围(SFDR)86.4dB,功耗为32mW.

全文