摘要

无线信道带宽资源有限,为了抑制码间干扰并提高频带利用率,必须对基带脉冲信号进行成形滤波。针对常规的查表法和可变插值滤波器法存在硬件资源消耗大和无法适应数据速率连续变化的问题,给出了一种改进方法;首先对待成形滤波的数据进行变速率降采样处理,经过FIR成形滤波器,最后通过变速率线性内插完成上采样处理。理论推导和仿真均验证了方法的有效性。该方法易于FPGA实现,相对常规方法降低了实现复杂度和硬件资源,通过实测验证了方法可行性,并成功应用于某空间型号。

  • 单位
    北京电子工程总体研究所