摘要

反射内存网络因其高速、可靠及可预测性的特点为多主机测试系统提供了高效的解决方案。现有的反射内存网络集线器多以高速数据选择器为核心器件或基于FPGA配合8路高速串并/并串转换芯片来实现。针对其布线难度大,且易受并行线线间串扰影响产生误码的问题,采用硬件集成了高速收发器的FPGA,设计并实现了一种基于Xilinx GTP核的高速反射内存集线器。最后,通过对集线器构成的环型和星型拓扑结构传输延时的测试试验,验证了该集线器的稳定性与实时性。

全文