摘要
介绍了一种工作在X波段的低相位噪声、100%国产化频率源的工程设计方法。该方法采用锁相环(PLL)经典电路产生频率信号。分析了PLL相位噪声理论模型,对比了相同封装的国产PLL芯片和进口PLL芯片两种方案,并对实物进行了测试。试验结果表明,该频率源可稳定输出频率为8.8 GHz的信号。采用国产PLL芯片制作的频率源相位噪声优于采用进口PLL芯片制作的频率源1~2 d B,约为-101 dBc/Hz@1 kHz,-110 d Bc/Hz@100 kHz。
-
单位中国电子科技集团公司第五十八研究所