摘要

本发明公开了一种毫米波亚采样DDS混频小数分频锁相环结构,包括:缓冲器、第一亚采样鉴相器PD1、第二亚采样鉴相器PD2、DDS、DAC、乘法器、电压电流转换电路、低通滤波器、第一反相器链F1、第二反相器链F2、分频器和压控振荡器。本发明在采样输出过后再进行混频,需要的DDS输出频率大大降低,降低了功耗的同时,可以达到很好的线性度和很低的功耗。本发明的特点是DDS输出信号频率高分辨率特性不受锁相环影响,锁相环使频率合成器可以以最小频率步进在较宽频率范围内跳变,DDS则提供在较窄频率范围可以以很小频率步进跳变的能力。因此其宽带变频速度取决于锁相环环路锁定时间,环路锁定后的窄带变频速度则取决于DDS的变频时间。