摘要

针对综合测试仪的函数发生器模块的高集成度和低成本的要求,设计了一个通过现场可编程门阵列(FPGA)实现直接数字频率合成(DDS)数字部分的函数发生器。它由微处理器系统、DDS系统、模拟通道3部分组成;在FPGA内部设计了相位累加器和ROM波形存储表,通过加载频率控制字改变波形频率,实现了DDS系统的数字部分,采用W77E58单片机作为函数发生器的微处理系统。测试结果表明,设计的函数发生器输出的正弦波、方波和三角波完全满足项目对波形幅度、频率、精度等指标的要求。

  • 单位
    成都电子机械高等专科学校