基于FPGA的高速TURBO码编译码器硬件实现方法

作者:时述有; 吉彦军
来源:辽东学院学报(自然科学版), 2020, 27(02): 88-94.
DOI:10.14168/j.issn.1673-4939.2020.02.03

摘要

简要介绍可编程逻辑器件、开发软件及TURBO码。取RSC (13,15) 8分量编码器,1/3码率,交织长度为1 024 bit的随机交织器,进行TURBO编码器设计,解决了RSC分量编码器归零、流水处理、交织及删余复用等问题。在TURBO码迭代译码中的核心模块中设计了交叠滑窗结构,降低了运算复杂度,提高了译码速度。最后对TURBO码编译码主要功能模块的硬件方案进行了设计与实现。

  • 单位
    辽东学院

全文